Q:介绍完D触发器分频器概念原理之后,本期我们设计实现四分频D触发器分频器。
A:使用DE2-115开发板的KEY[0]作为时钟clk输入,LEDR[1:0]显示Q0和Q1的输出值,分别表示二分频和四分频的结果。
2个D触发器级联实现4分频的Verilog代码:
在顶层.v文件中例化分频器:
Modelsim仿真结果:输出Q0的波形频率为clk频率的1/2,即二分频;输出Q1的波形频率为clk频率的1/4,即四分频。
Q:介绍完D触发器分频器概念原理之后,本期我们设计实现四分频D触发器分频器。
A:使用DE2-115开发板的KEY[0]作为时钟clk输入,LEDR[1:0]显示Q0和Q1的输出值,分别表示二分频和四分频的结果。
2个D触发器级联实现4分频的Verilog代码:
在顶层.v文件中例化分频器:
Modelsim仿真结果:输出Q0的波形频率为clk频率的1/2,即二分频;输出Q1的波形频率为clk频率的1/4,即四分频。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/1582197.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!