好物分享:FPGA实现SDI视频编解码的方案设计汇总

news2024/11/26 22:32:07

目录

  • 1、前言
  • 2、专用芯片方案
    • 2.1、GS2971+FPGA的图像采集 设计方案
    • 2.2、GS2971+FPGA的图像采集+图像缩放 设计方案
    • 2.3、GS2971+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案
    • 2.4、GS2971+FPGA的图像采集+HLS图像缩放+Video Mixer视频拼接 设计方案
    • 2.5、GS2971+FPGA的图像采集+OSD动态字符叠加 设计方案
    • 2.6、GS2971+FPGA的图像采集+视频融合叠加 设计方案
    • 2.7、GS2971+FPGA的图像采集+GTX 8b/10b编解码高速接口 设计方案
    • 2.8、GS2971+FPGA的图像采集+PCIE高速接口 设计方案
    • 2.9、GS2971+GS2972+FPGA的图像采集 设计方案
    • 2.10、GS2971+GS2972+FPGA的图像采集+图像缩放 设计方案
    • 2.11、GS2971+GS2972+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案
    • 2.12、GS2971+GS2972+FPGA的图像采集+HLS图像缩放+Video Mixer视频拼接 设计方案
    • 2.13、GS2971+GS2972+FPGA的图像采集+OSD动态字符叠加 设计方案
    • 2.14、GS2971+GS2972+FPGA的图像采集+视频融合叠加 设计方案
    • 2.15、GS2971+GS2972+FPGA的图像采集+GTX 8b/10b编解码高速接口 设计方案
    • 2.16、GS2971+GS2972+FPGA的图像采集+PCIE高速接口 设计方案
  • 3、Xilinx Kintex7系列FPGA 方案
    • 3.1、K7 FPGA的SDI视频编解码 设计方案
    • 3.2、K7 FPGA的SDI视频编解码+图像缩放 设计方案
    • 3.3、K7 FPGA的SDI视频编解码+图像缩放+视频拼接 设计方案
    • 3.4、K7 FPGA的SDI视频编解码+图像缩放+UDP网络视频传输 设计方案
    • 3.5、K7 FPGA的SDI视频编码发送 设计方案
    • 3.6、K7 FPGA的SDI视频编码发送+图像缩放+视频拼接 设计方案
    • 3.7、K7 FPGA的SDI视频编解码+GTX 8b/10b编解码高速接口 设计方案
    • 3.8、K7 FPGA的SDI视频编解码+PCIE高速接口 设计方案
  • 4、Xilinx Zynq UltraScale+系列FPGA 方案
    • 4.1、Zynq UltraScale+ FPGA的SDI视频编解码低延时输出 设计方案
    • 4.2、Zynq UltraScale+ FPGA的SDI视频编解码缓存输出 设计方案
    • 4.3、Zynq UltraScale+ FPGA的SDI视频转DP输出 设计方案
    • 4.4、Zynq UltraScale+ FPGA的SDI视频+GTH高速接口传输 设计方案
  • 5、SDI视频编解码-->项目合作

好物分享:FPGA实现SDI视频编解码的方案设计汇总

1、前言

目前FPGA实现SDI视频编解码有两种方案:一钟是使用专用SDI编解码芯片,另一种是使用FPGA;两者主要区别如下:
在这里插入图片描述

2、专用芯片方案

目前SDI编解码专用芯片方案市场主导厂家是Semtech和TI,其中Semtech占有率高于TI,我用过的只有Semtech公司的GS2971和GS2972,暂未用过TI的芯片,以后有机会也会涉足TI的方案;当然,还有诸如海思之类的国产IC公司也在涉足改领域,但目前还不是主流;

GS2971和GS2972一般是成对使用,GS2972负责编码发送SDI,GS2971负责解码接收SDI,该方案在消费电子领域占有主导市场,比如某宝几十块钱的HDMI与3G-SDI的转换盒,当然,在广播电视、医疗、军工等领域也有广泛应用,但这些领域一般会搭配强大的主控芯片,所以产品价格一般较贵;

本博不是做硬件电路的,只会看看原理图和芯片手册,更多的还是做GS2971/GS2972基于FPGA的开发应用;GS2971/GS2972搭配FPGA一般应用在医疗或军工领域,或可GS2971+FPGA实现SDI图像采集传输板卡;或可GS2972+FPGA实现SDI工业相机,或可GS2971+GS2972+FPGA实现SDI综合图像处理板卡;有此类项目需求的朋友,推荐本博现有的GS2971/GS2972基于FPGA的开发应用如下:

2.1、GS2971+FPGA的图像采集 设计方案

该项目SDI接收方案采用GS2971,FPGA采用Xilinx的Zynq7100-xc7z100ffg900-2;Zynq7100的PL端为Kintex7-325T,PS端为ARMxx,所以既可以把Zynq7100当作纯FPGA来使用,比如Xilinx的Artix7、Kintex7、Vrtix7、KU、VU等,也可以当作Zynq来使用,比如Xilinx的Zynq7000系列、Zynq UltraScale、Zynq UltraScale+,甚至可以当作国产复旦微、紫光、高云、易灵思、安陆等FPGA来使用;基于此,这个方案设计了两种架构,一种是纯FPGA架构,另一种是Zynq架构,两种方案的区别在于图像缓存方式的差异;纯FPGA架构图像缓存采用MIG+PL端DDR3方式,FPGA架构图像缓存采用Zynq HP接口+PS端DDR3方式;
该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
其中FDMA图像缓存版本的工程设计原理框图如下:
在这里插入图片描述
VDMA图像缓存版本的工程设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.2、GS2971+FPGA的图像采集+图像缩放 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了图像缩放功能,属于SDI图像处理范畴,适用于有图像缩放需求的中高端项目;设计了两种图像缩放方案,一种是纯verilog实现的,另一种是HLS实现的,但两种图像缩放方案的功能都是一样的,都能实现任意尺寸的缩放,即无极缩放;该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
纯verilog实现的图像缩放版本设计原理框图如下:
在这里插入图片描述
HLS实现的图像缩放版本设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.3、GS2971+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案

该方案在2.2章节《GS2971+FPGA的图像采集+图像缩放 设计方案》的基础上加了视频拼接功能,属于SDI图像处理范畴,适用于有图像缩放+视频拼接需求的高端项目;该设计使用纯verilog实现的图像缩放+纯verilog实现的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供16套vivado2019.1版本的工程源码,设计原理框图如下:
纯verilog实现的图像缩放版本设计原理框图如下:
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.4、GS2971+FPGA的图像采集+HLS图像缩放+Video Mixer视频拼接 设计方案

该方案在2.3章节《GS2971+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案》的基础上替换了图像缩放和视频拼接方案,属于SDI图像处理范畴,适用于有图像缩放+视频拼接需求的高端项目;该设计使用自研的HLS实现的图像缩放+Xilinx官方的Video Mixer IP Core的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供4套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.5、GS2971+FPGA的图像采集+OSD动态字符叠加 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了OSD动态字符叠加功能,属于SDI图像处理范畴,适用于有OSD动态字符叠加需求的高端项目;该设计使用自研的HLS实现的OSD动态字符叠加方案;可实时的、动态修改字符信息,在军工领域应用广泛;该方案提供1套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.6、GS2971+FPGA的图像采集+视频融合叠加 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了视频融合叠加功能,属于SDI图像处理范畴,适用于有视频融合叠加需求的高端项目;该设计使用自研的HLS实现的视频融合叠加方案;可实时的融合并叠加并显示两路SDI视频,在军工领域应用广泛;该方案提供1套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.7、GS2971+FPGA的图像采集+GTX 8b/10b编解码高速接口 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了GTX高速接口功能,属于SDI图像处理范畴,适用于有GTX高速接口需求的高端项目;该设计使用Xilinx的GTX高速接口方案;可将采集的SDI视频通过GTX 8b/10b编解码的高速接口传输,在军工领域应用广泛;该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.8、GS2971+FPGA的图像采集+PCIE高速接口 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了PCIE高速接口功能,属于SDI图像处理范畴,适用于有PCIE高速接口需求的高端项目;该设计使用Xilinx的XDMA方案和非Xilinx的RIFFA方案;可将采集的SDI视频通过PCIE高速接口传输到PC,并在PC端通过QT上位机显示图像,在军工领域应用广泛;该方案目前还在调试中,敬请期待本博推出。。。

2.9、GS2971+GS2972+FPGA的图像采集 设计方案

该方案在2.1章节《GS2971+FPGA的图像采集 设计方案》的基础上加了GS2972输出SDI功能,属于SDI图像传输,适用于有SDI接收+SDI发送的高端项目;该设计使用GS2971接收SDI、GS2972发送SDI,依然采用FDMA和VDMA图像缓存方案,该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
其中FDMA图像缓存版本的工程设计原理框图如下:
在这里插入图片描述
VDMA图像缓存版本的工程设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.10、GS2971+GS2972+FPGA的图像采集+图像缩放 设计方案

该方案在2.2章节《GS2971+FPGA的图像采集+图像缩放 设计方案》的基础上加了GS2972输出SDI功能,属于SDI图像处理范畴,适用于有SDI视频收发+图像缩放需求的中高端项目;设计了两种图像缩放方案,一种是纯verilog实现的,另一种是HLS实现的,但两种图像缩放方案的功能都是一样的,都能实现任意尺寸的缩放,即无极缩放;该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
纯verilog实现的图像缩放版本设计原理框图如下:
在这里插入图片描述
HLS实现的图像缩放版本设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.11、GS2971+GS2972+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案

该方案在2.3章节《GS2971+FPGA的图像采集+纯verilog图像缩放+纯verilog视频拼接 设计方案》的基础上加了GS2972输出SDI功能,属于SDI图像处理范畴,适用于有SDI视频收发+图像缩放+视频拼接需求的高端项目;该设计使用纯verilog实现的图像缩放+纯verilog实现的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供16套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.12、GS2971+GS2972+FPGA的图像采集+HLS图像缩放+Video Mixer视频拼接 设计方案

该方案在2.4章节《GS2971+FPGA的图像采集+HLS图像缩放+Video Mixer视频拼接 设计方案》的基础上加了GS2972输出SDI功能,属于SDI图像处理范畴,适用于有SDI视频收发+图像缩放+视频拼接需求的高端项目;该设计使用自研的HLS实现的图像缩放+Xilinx官方的Video Mixer IP Core的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供4套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.13、GS2971+GS2972+FPGA的图像采集+OSD动态字符叠加 设计方案

该方案在2.5章节《GS2971+FPGA的图像采集+OSD动态字符叠加 设计方案》的基础上加了GS2972输出功能,属于SDI图像处理范畴,适用于有SDI视频收发+OSD动态字符叠加需求的高端项目;该设计使用自研的HLS实现的OSD动态字符叠加方案;可实时的、动态修改字符信息,在军工领域应用广泛;该方案提供1套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.14、GS2971+GS2972+FPGA的图像采集+视频融合叠加 设计方案

该方案在2.6章节《GS2971+FPGA的图像采集+视频融合叠加 设计方案》的基础上加了GS2972输出功能,属于SDI图像处理范畴,适用于有SDI视频收发+视频融合叠加需求的高端项目;该设计使用自研的HLS实现的视频融合叠加方案;可实时的融合并叠加并显示两路SDI视频,在军工领域应用广泛;该方案提供1套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.15、GS2971+GS2972+FPGA的图像采集+GTX 8b/10b编解码高速接口 设计方案

该方案在2.7章节《GS2971+FPGA的图像采集+GTX 8b/10b编解码高速接口 设计方案》的基础上加了GS2972输出功能,属于SDI图像处理范畴,适用于有SDI视频收发+GTX高速接口需求的高端项目;该设计使用Xilinx的GTX高速接口方案;可将采集的SDI视频通过GTX 8b/10b编解码的高速接口传输,在军工领域应用广泛;该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

2.16、GS2971+GS2972+FPGA的图像采集+PCIE高速接口 设计方案

该方案在2.8章节《GS2971+FPGA的图像采集+PCIE高速接口 设计方案》的基础上加了GS2972输出功能,属于SDI图像处理范畴,适用于有SDI视频收发+PCIE高速接口需求的高端项目;该设计使用Xilinx的XDMA方案和非Xilinx的RIFFA方案;可将采集的SDI视频通过PCIE高速接口传输到PC,并在PC端通过QT上位机显示图像,反过来,也可以通过PC端的QT上位机采集PC的图像传到FPGA并通过GS2972发送SDI视频,在军工领域应用广泛;该方案目前还在调试中,敬请期待本博推出。。。

3、Xilinx Kintex7系列FPGA 方案

Xilinx Kintex7系列FPGA拥有成熟的SDI逻辑编解码方案,该方案的核心是采用Xilinx官方的GTX+SMPTE SD/HD/3G SDI IP核架构,其中,GTX负责SDI视频的高速差分信号与并行信号的转换,本博称之为解串与串化;SMPTE SD/HD/3G SDI负责并行的SDI视频与BT1120视频的转换;相应的,Xilinx官方也给出了硬件电路参考设计,包括差分时钟设计、驱动器与均衡器设计等;

本博不是做硬件电路的,只会看看原理图和芯片手册,更多的还是做Xilinx Kintex7系列FPGA的SDI视频编解码开发应用;基于上述原理,Xilinx Kintex7系列FPGA可实现SDI图像采集传输板卡、可实现SDI工业相机、可实现SDI综合图像处理板卡等项目;有此类项目需求的朋友,推荐本博现有的Xilinx Kintex7系列FPGA的SDI视频编解码开发应用如下:

3.1、K7 FPGA的SDI视频编解码 设计方案

该项目采用Xilinx Kintex7-523T FPGA为平台,采用GTX+SMPTE SD/HD/3G SDI IP核架构接收3G-SDI视频,经过FDMA图像缓存后通过HDMI或SDI视频输出,该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
其中HDMI输出版本的工程设计原理框图如下:
在这里插入图片描述
SDI输出版本的工程设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.2、K7 FPGA的SDI视频编解码+图像缩放 设计方案

该方案在3.1章节《K7 FPGA的SDI视频编解码 设计方案》的基础上加了图像缩放功能,属于SDI图像处理范畴,适用于有SDI视频收发+图像缩放需求的高端项目;该方案使用纯verilog实现的图像缩放,能实现任意尺寸的缩放,即无极缩放;该方案提供3套vivado2019.1版本的工程源码,设计原理框图如下:
其中HDMI输出版本的工程设计原理框图如下:
在这里插入图片描述
SDI输出版本的工程设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.3、K7 FPGA的SDI视频编解码+图像缩放+视频拼接 设计方案

该方案在3.2章节《K7 FPGA的SDI视频编解码+图像缩放 设计方案》的基础上加了视频拼接功能,属于SDI图像处理范畴,适用于有SDI视频收发+图像缩放+视频拼接需求的高端项目;该设计使用纯verilog实现的图像缩放+纯verilog实现的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供8套vivado2019.1版本的工程源码,设计原理框图如下:
其中HDMI输出版本的工程设计原理框图如下:
在这里插入图片描述
SDI输出版本的工程设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.4、K7 FPGA的SDI视频编解码+图像缩放+UDP网络视频传输 设计方案

该方案在3.2章节《K7 FPGA的SDI视频编解码+图像缩放 设计方案》的基础上加了UDP网络视频传输功能,属于SDI图像传输范畴,适用于有SDI视频收发+图像缩放+UDP网络视频传输需求的高端项目;该设计使用纯verilog实现的图像缩放+UDP网络视频传输方案;FPGA接收3G-SDI视频后经过图像缩放后以UDP协议栈方式将视频发送到PC,PC端用QT上位机接收并显示图像;该方案提供1套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.5、K7 FPGA的SDI视频编码发送 设计方案

该方案的目的是将非SDI视频转换为SDI视频发送,也就是实现SDI相机的功能,非SDI视频可以是FPGA内部实现的动态彩条、廉价的OV5640、OV7725等,也可以是HDMI、PAL、CmeraLink等视频;FPGA采集到非SDI视频后进行图像缓存,然后通过SDI方式将视频输出;该方案提供10套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.6、K7 FPGA的SDI视频编码发送+图像缩放+视频拼接 设计方案

该方案在3.5章节《K7 FPGA的SDI视频编码发送 设计方案》的基础上加了图像缩放+视频拼接功能,属于SDI图像处理范畴,适用于有SDI视频发送+图像缩放+视频拼接需求的高端项目;该设计使用纯verilog实现的图像缩放+纯verilog实现的视频拼接方案;设计了2路、4路、8路、16路等多种视频缩放拼接方案;该方案提供8套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

3.7、K7 FPGA的SDI视频编解码+GTX 8b/10b编解码高速接口 设计方案

该方案在3.5章节《K7 FPGA的SDI视频编码发送》的基础上加了GTX高速接口功能,属于SDI图像处理范畴,适用于有GTX高速接口需求的高端项目;该方案提供套vivado2019.1版本的工程源码,该方案目前还在调试中,敬请期待本博推出。。。

3.8、K7 FPGA的SDI视频编解码+PCIE高速接口 设计方案

该方案在3.1章节《K7 FPGA的SDI视频编解码 设计方案》的基础上加了PCIE高速接口功能,属于SDI图像处理范畴,适用于有PCIE高速接口需求的高端项目;该设计使用Xilinx的XDMA方案和非Xilinx的RIFFA方案;可将采集的SDI视频通过PCIE高速接口传输到PC,并在PC端通过QT上位机显示图像,反过来,也可以通过PC端的QT上位机采集PC的图像传到FPGA并通过SDI发送,在军工领域应用广泛;该方案目前还在调试中,敬请期待本博推出。。。

4、Xilinx Zynq UltraScale+系列FPGA 方案

Xilinx Zynq UltraScale+系列FPGA拥有成熟的SDI逻辑编解码方案,该方案的核心是采用Xilinx官方的UltraScale GTH+SMPTE UHD-SDI IP核架构,其中,UltraScale GTH负责SDI视频的高速差分信号与并行信号的转换,本博称之为解串与串化;SMPTE UHD-SDI负责并行的SDI视频与BT1120视频的转换;相应的,Xilinx官方也给出了硬件电路参考设计,包括差分时钟设计、驱动器与均衡器设计等;该方案也可以在Kintex UltraScale、Kintex UltraScale+、Vrtix UltraScale、Vrtix UltraScale+系列FPGA上用;

本博不是做硬件电路的,只会看看原理图和芯片手册,更多的还是做Xilinx Kintex7系列FPGA的SDI视频编解码开发应用;基于上述原理,XilinxZynq UltraScale+系列FPGA可实现SDI图像采集传输板卡、可实现SDI工业相机、可实现SDI综合图像处理板卡等项目;有此类项目需求的朋友,推荐本博现有的Xilinx Zynq UltraScale+系列FPGA的SDI视频编解码开发应用如下:

4.1、Zynq UltraScale+ FPGA的SDI视频编解码低延时输出 设计方案

该项目采用Xilinx Zynq UltraScale+ FPGA为平台,采用UltraScale GTH+SMPTE UHD-SDI IP核架构接收3G-SDI视频,经过FIFO缓存后通过SDI视频输出,该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

4.2、Zynq UltraScale+ FPGA的SDI视频编解码缓存输出 设计方案

该方案在4.1章节《Zynq UltraScale+ FPGA的SDI视频编解码 设计方案》的基础上加了将FIFO缓存替换为FDMA缓存,该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

4.3、Zynq UltraScale+ FPGA的SDI视频转DP输出 设计方案

该方案在4.2章节《Zynq UltraScale+ FPGA的SDI视频编解码缓存输出 设计方案》的基础上将SDI输出改为DP输出,该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

4.4、Zynq UltraScale+ FPGA的SDI视频+GTH高速接口传输 设计方案

该方案在4.2章节《Zynq UltraScale+ FPGA的SDI视频编解码缓存输出 设计方案》的基础上将SDI输出改为GTH高速接口传输,该方案提供2套vivado2019.1版本的工程源码,设计原理框图如下:
在这里插入图片描述
关于该方案的详细设计说明,请参考我之前的博客,博客地址如下:
点击直接前往

5、SDI视频编解码–>项目合作

有SDI视频编解码项目需求的朋友,可以与本博合作开发你需要的项目。。。
我这里有成熟的工程源码,也有对应的FPGA开发板,可提供原型验证项目开发,在此基础上可以提供量产型硬件电路方案+工程源码方案。。。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/1530773.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

python爬虫之xpath入门

文章目录 一、前言参考文档: 二、xpath语法-基础语法常用路径表达式举例说明 三、xpath语法-谓语表达式举例注意 四、xpath语法-通配符语法实例 五、选取多个路径实例 六、Xpath Helper安装使用说明例子: 七、python中 xpath 的使用安装xpath 的依赖包xm…

基于VMware虚拟机安装MacOS BigSur系统

这周用VMWare搞了个MacOS虚拟机,也算是完成初中高中时候的梦想了吧~~(那时候我的电脑配置还很拉跨,带不动虚拟机)~~ 写一篇博客记录一下,当然这也是yonagi04.github.io建站的第一篇新博客 准备工作(VMWare…

【Linux更新驱动、cuda和cuda toolkit】

目录 1. 更新显卡驱动1.1. 查看当前显卡驱动版本1.2. 删除原始显卡驱动1.3. 删除CUDA Toolkit1.4. 在NVIDIA官网找到2080Ti对应的最新驱动程序 2. 更新CUDA Toolkit2.1. 下载CUDA Toolkit2.2. 安装.run2.3. 添加环境变量2.4. 检查是否安装好了 最近需要更新服务器的显卡驱动和C…

yolov7 gui 轻松通过GUI来实现车辆行人计数

YOLOv7 GUI 是一款用户友好型图形界面应用程序,专为简化基于YOLOv7(You Only Look Once version 7)的目标检测流程而设计。该工具允许用户无需深入掌握命令行操作和复杂编程细节,即可方便快捷地运行YOLOv7模型来检测图像或视频中的…

精简版 Obsidian 图床配置 PicGo+ gitee

精简版 Obsidian 图床配置 PicGo gitee 图床的作用 图床(Image Hosting Service)是一种在线服务,用于存储和托管用户上传的图片文件。用户可以将图片上传到图床服务器,并获得一个可访问的图片链接,然后可以在网页、博…

NVIDIA最新 Blackwell架构简介

NVIDIA Blackwell架构简介 在AI和大型语言模型(LLMs)迅速发展的领域中,追求实时性能和可扩展性至关重要。从医疗保健到汽车行业,组织正深入探索生成性AI和加速计算解决方案的领域。对生成性AI解决方案的需求激增,促使企…

安防监控视频汇聚平台EasyCVR接入海康Ehome设备,设备在线但视频无法播放是什么原因?

安防视频监控/视频集中存储/云存储/磁盘阵列EasyCVR平台可拓展性强、视频能力灵活、部署轻快,可支持的主流标准协议有国标GB28181、RTSP/Onvif、RTMP等,以及支持厂家私有协议与SDK接入,包括海康Ehome、海大宇等设备的SDK等。平台既具备传统安…

视频监控平台问题-通过url免密直接浏览实时视频出错的问题解决

目 录 一、通过url免密浏览实时监控视频介绍 二、浏览出错现象描述 1、问题提出 2、问题描述 (1)现象 (2)前端调试 (3)后端日志 三、问题解决 1、问题分析 2,查找资源&#…

【MQTT】Vue中使用mqtt

MQTT(Message Queuing Telemetry Transport)作为一种轻量级、开放、灵活、简单、易于实现的通信协议。它基于发布/订阅(Publish/Subscribe)模式的消息传输协议,在上位机和硬件设备间通信时经常用到。虽然在嵌入式软件一…

1、Java虚拟机学习-类的生命周期-加载阶段-以及怎样查看方法区中的对象和堆中对象的关联以及静态变量存在什么地方

类的生命周期 其中连接又可以分为3个小阶段 一、加载阶段 1、加载阶段第一步是类加载器根据类的全限定名通过不同的渠道以二进制流的方式获取字节码信息。 渠道: 2、类加载器在加载完类之后,Java虚拟机会将字节码中的信息保存在内存的方法区中。 方法区是虚拟…

AI - 机器学习GBDT算法

目录 GBDT 提升树 梯度提升树 GBDT算法实战案例 XGBoost 😆😆😆感谢大家的观看😆😆 GBDT 梯度提升决策树(Gradient Boosting Decision Tree),是一种集成学习的算法&…

基于springboot+vue的餐饮管理系统

博主主页:猫头鹰源码 博主简介:Java领域优质创作者、CSDN博客专家、阿里云专家博主、公司架构师、全网粉丝5万、专注Java技术领域和毕业设计项目实战,欢迎高校老师\讲师\同行交流合作 ​主要内容:毕业设计(Javaweb项目|小程序|Pyt…

GAMES101 学习3

Lecture 13 ~ 16 Shadow mapping 一种图像空间算法生成阴影时不需要知道场景中的几何信息会产生走样现象 最重要的思想:如果有的点不在阴影里你又能看到这个点,那么说明摄像机可以看到这个点,光源也可以看到这个点 经典的Shadow mapping …

提升合规性!Zoho如何优化CRM产品合规性?

在企业数字化和信息化高速发展的今天,CRM管理系统成为越来越多企业的选择。然而,不是所有CRM供应商都有合规意识。合规性不应当只是一项法律规定,更是保证CRM供应商持续发展、赢得客户信赖以及应付监管压力的关键支撑。Zoho对企业合规性的重视…

智能码垛机:企业高效物流管理的得力助手

在快速发展的现代企业中,高效物流管理不仅是提升竞争力的关键,更是降低成本、增加利润的重要手段。随着科技的进步,智能码垛机作为现代物流技术的重要组成部分,正日益成为企业实现高效物流管理的得力助手。 一、智能码垛机的工作原…

基于Python的口罩佩戴识别的设计与实现(UI界面+MySQL数据库+YOLOv5+训练数据集+开题报告+中期检查+论文)

摘要 文旨在基于Python开发一种口罩佩戴识别系统,通过深度学习技术实现对口罩佩戴情况的准确检测。采用了YOLOv5系列目标检测算法作为基础模型,并结合迁移学习进行训练和优化。同时,为了提供更好的用户体验,本系统还设计了用户登录…

排序算法之选择排序介绍

目录 算法简介 算法描述 代码实现 算法简介 选择排序(Selection-sort)是一种简单直观的排序算法。它的工作原理:首先在未排序序列中找到最小(大)元素,存放到排序序列的起始位置,然后,再从剩余未排序元素…

再谈EMC Unity存储系统内存DIMM问题

以前写过一篇关于EMC Unity 存储系统的DIMM的介绍文章,但是最近还是遇到很多关于内存的问题,还有一些退货,所以有必要再写一篇关于EMC Unity 内存方面的问题,供朋友们参考。如果还有疑问,可以加vx:StorageE…

代码随想录day24(1)二叉树:最大二叉树(leetcode654)

题目要求: 给定一个不含重复元素的整数数组。一个以此数组构建的最大二叉树定义如下: 二叉树的根是数组中的最大元素。左子树是通过数组中最大值左边部分构造出的最大二叉树。右子树是通过数组中最大值右边部分构造出的最大二叉树。 通过给定的数组构…

【爬虫实战】使用Python获取花粉俱乐部中Mate60系列的用户发帖数据

🤵‍♂️ 个人主页:艾派森的个人主页 ✍🏻作者简介:Python学习者 🐋 希望大家多多支持,我们一起进步!😄 如果文章对你有帮助的话, 欢迎评论 💬点赞&#x1f4…