一、芯片引脚介绍
1.芯片引脚
2.引脚描述
二、系统结构图
三、功能描述
1.电平转换
2.芯片使能/失能
EN 引脚为高电平有效,内部上拉至 VCC(B),允许用户选择中继器何时有效。这可用于在上电时隔离行为不良的从机,直到系统上电复位。在 I 2C 总线操作期间,它不应改变状态,因为在总线操作期间禁用会挂起总线,而在总线周期中途启用可能会混淆正在启用的 I2C 总线部分。只有当全局总线和中继器端口处于空闲状态时,使能引脚才应更改状态,以防止系统故障
EN 引脚为高电平有效,内部上拉至 VCC(B),允许用户选择中继器何时有效。这可用于在上电时隔离行为不良的从机,直到系统上电复位。在 I 2C 总线操作期间,它不应改变状态,因为在总线操作期间禁用会挂起总线,而在总线周期中途启用可能会混淆正在启用的 I2C 总线部分。只有当全局总线和中继器端口处于空闲状态时,使能引脚才应更改状态,以防止系统故障
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2120946.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!