D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。
因此,D触发器在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即0和1,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
D触发器有集成触发器和门电路组成的触发器。触发方式有电平触发和边沿触发两种,前者在CP(时钟脉冲)=1时即可触发,后者多在CP的前沿(正跳变0→1)触发。
D触发器的次态取决于触发前D端的状态,即次态=D。因此,它具有置0、置1两种功能。
百度安全验证https://baijiahao.baidu.com/s?id=1736160557762663220&wfr=spider&for=pc
有一说一,知乎讲得挺好玩的,b站从外面搬运的视频质量也不错。
漫谈从RS触发器到D触发器的发展历程 - 知乎
简易加法器的实现
计算机数学小书2-D触发器的进化之路 - 知乎
锁存器与触发器详解3_门控D锁存器_哔哩哔哩_bilibili
锁存器与触发器详解4_时钟控制的D锁存器_哔哩哔哩_bilibili
锁存器与触发器详解5_D触发器_哔哩哔哩_bilibili
从门级理解D触发器的建立时间和保持时间_哔哩哔哩_bilibili